- 유관기관
- 전북대 산학협력단
- 서울대 반도체공동연구소
- 경북대 반도체공정교육센터
- 연구기관
- ETRI(한국전자동신연구원)
- 한국전기연구원
- 한국광기술원
- 나노종합기술원
- 한국나노기술원
- 관련정부부처 및 재단
- 교육부
- 과학기술정보통신부
- 정보통신산업진흥원
- 산업통상자원부
- 한국연구재단
- 한국산업기술평가관리원
장비 > Pulse Pattern Generator
Pulse Pattern Generator | |||||
---|---|---|---|---|---|
작성자 | 관리자 | 등록일 | 21-03-25 17:17 | 조회 | 272 |
제작사 | ANRITSU | 모델명 | ANRITSU | 도입연도 | 2008-04-30 |
용도 | |||||
특징 1) Operating Bit rate : 100M to 12.5 Gbps 2) Pattern -Pseudorandom binary sequence pattern -Pattern : 2n- 1 (n: 7 9 11 15 20 23 31) -Mark ratio : 1/2 1/4 1/8 0/8 (3/4 7/8 8/8 are possible with logic inversion) -Data pattern length : 2 to 134217728 bits/ch -Sequence Pattern-BLOCK Count : 1 to 128 -Block length: 8192 to 1048576 bits Steps:128bits -Loop count :1to1024times Repeat -Block Transition Conditions: A pattern match B pattern match Manual Loop Time complete External trigger (rising edge) -Next destination : Specified Block No or Stop 3) Data output - Number of Outputs : 2(Data/Data) - Amplitude : 0.25 to 2.5Vp-p - Offset voltage : VoH : -2 to +3.3V 1mV steps - Rise/fall time : ≤28ps(20% to 80%) typical - Pattern jitter : ?10ps max. - Load impedance : 50 ohm - Connector : SMA or K - Phase setting range: -1 to +1UI steps: 1mUI 4) Clock output - Number of outputs : 22(Clock/Clock) - Amplitude : 0.25V to 0.9V max. - Rise/fall time : ≤30ps(20% to 80% of amplitude) tipical - Connector : SMA or K |
|||||
첨부파일 |
20160901130127_20101223000000080883 NFEC-2010-12-119395.jpg |